您好,欢迎来到61ic! | [登录] [注册] 忘记密码 | 设为首页 帮助
 . 网站首页 . 业界新闻 . 设计中心 . 移动技术 . TI专栏 . ADI专栏 . FPGA专栏 . 代码工厂 . 官方商城 . 
 . 活动专区 . 新品快递 . 解决方案 . 前沿科技 . TI资源 . ADI资源 . FPGA资源 . 下载中心 . 产品展示 . 
加入收藏
付款方式
联系我们
您现在的位置: 61IC电子在线 >> 设计中心 >> 嵌入式系统 >> 正文
  Flash SRAM布线的一点小技巧           ★★★ 【字体:
Flash SRAM布线的一点小技巧
作者:smart ki…    文章来源:smart kids    点击数:    更新时间:2014-3-3    

在画电路板的时候,我们常常希望那些引脚多的器件能像FPGA一样,IO脚布线时能随便连接,能任意调换。然而,一些存储器在布线时候,数据线和地址线也可以打乱。

对于几种常见的存储器:

1、SRAM,异步的静态随机存储器,数据线和地址线可以分别打乱。

但是我们要注意SRAM上面的LB#,UB#这两个高低字节选择输出信号,如果我们需要对高地字节进行分时或选择输出(输入),那数据线就只能以8位一组来打乱。

2、FLASH

        地址线和数据线都不能打乱连接,这里因为FLASH在擦,烧时需要写入相应的命令字,打乱后,擦写不方便。

3、同步静态随机存储器SBSRAM,ZBTRAM(这个用的相对少)

地址线低两位不能乱,其他地址线可以打乱;同组8根数据线可以打乱,不同组间不能弄混。

4、同步动态随机存储器SDRAM

地址线不能打乱,数据线只能同组8位内打乱。因为它的行列地址是分时发送,而且行列地址位数不同,打乱很可能是存储空间紊乱;而数据线也是受字节选通信号控制,只能在同组内打乱连接。

至于这些存储器为什么可以打乱连接,相信大家很容易明白,那就是物理存储空间跟程序存储空间可以不一样,对于程序而言,我们不必在乎数据具体存储的位置。

文章录入:admin    责任编辑:admin 
  • 上一篇文章:

  • 下一篇文章: 没有了
  • 发表评论】【加入收藏】【告诉好友】【打印此文】【关闭窗口
    最新热点 最新推荐 相关文章
    基于Flash和JTAG的FPGA系统
      网友评论:(只显示最新10条。评论内容只代表网友观点,与本站立场无关!)
    站长:61 湘ICP备13001086号-2